Cypress Semiconductor MoBL-USB CY7C68000A Spezifikationen Seite 10

  • Herunterladen
  • Zu meinen Handbüchern hinzufügen
  • Drucken
  • Seite
    / 15
  • Inhaltsverzeichnis
  • LESEZEICHEN
  • Bewertet. / 5. Basierend auf Kundenbewertungen
Seitenansicht 9
CY7C68000A
Document #: 38-08052 Rev. *H Page 10 of 15
AC Electrical Characteristics
USB 2.0 Transceiver
USB 2.0-compliant in FS and HS modes.
Timing Diagram
HS/FS Interface Timing - 60 MHz
Figure 3. 60 MHz Interface Timing Constraints
Table 3. 60 MHz Interface Timing Constraints Parameters
Parameter Description Min Typ Max Unit Notes
T
CSU_MIN
Minimum setup time for TXValid 4 ns
T
CH_MIN
Minimum hold time for TXValid 1 ns
T
DSU_MIN
Minimum setup time for Data (transmit direction) 4 ns
T
DH_MIN
Minimum hold time for Data (transmit direction) 1 ns
T
CCO
Clock to Control out time for TXReady, RXValid,
RXActive and RXError
18ns
T
CDO
Clock to Data out time (Receive direction) 1 8 ns
[+] Feedback
Seitenansicht 9
1 2 ... 5 6 7 8 9 10 11 12 13 14 15

Kommentare zu diesen Handbüchern

Keine Kommentare