Cypress Semiconductor enCoRe CY7C601xx Betriebsanweisung Seite 30

  • Herunterladen
  • Zu meinen Handbüchern hinzufügen
  • Drucken
  • Seite
    / 62
  • Inhaltsverzeichnis
  • LESEZEICHEN
  • Bewertet. / 5. Basierend auf Kundenbewertungen
Seitenansicht 29
CY7C601xx
CY7C602xx
Document 38-16016 Rev. *C Page 30 of 62
Figure 9. Wakeup Timing
INT
SLEEP
PD
BANDGAP
CLK32K
SAMPLE
SAMPLE
LVD/POR
CPUCLK/
24MHz
BRA
BRQ
ENABLE
CPU
(Not to Scale)
Sleep Timer or GPIO
interrupt occurs
Interrupt is double sampled
by 32K clock and PD is
negated to system
CPU is restarted
after 90ms (nominal)
Seitenansicht 29
1 2 ... 25 26 27 28 29 30 31 32 33 34 35 ... 61 62

Kommentare zu diesen Handbüchern

Keine Kommentare